# 同時角度分解法XPSによるデバイス表面の 最新分析事例

筑波事業所 塩原 利典 / 飯田 裕幸

# 1 はじめに

近年,半導体デバイスの微細化が 加速し,MOSトランジスタのゲート 絶縁膜の等価酸化膜厚は1nmを切ろ うとしている.このような薄膜ゲー ト絶縁膜の電気的な特性制御のため, 膜の組成と構造を正確に知ることが 重要である.

本稿では,デバイス評価に用いら れる表面分析装置全般の紹介と,最 新機能を備えた同時角度分解型XPS をいち早く導入したので,その測定 原理と測定事例について紹介する.

# 2 表面分析

2.1 表面分析について

表面分析とは一般に真空中で試料 表面にプローブと呼ばれる電子・原 子(イオン)・光(X線)などを照 射し,表面から発生する信号を検出 することにより試料表面の元素分析



ー次側で用いるプローブの種類に より固体表面での相互作用は異なり, 発生した信号を選択的に検出するこ とでそれぞれ手法は分類される.(図 1)

例えばプローブが電子でオージェ 電子を検出する場合はオージェ電子 分光法(AES)となり,微小異物や微 小欠陥あるいは極表面の元素分析な どに用いられるほか,イオン銃を併 用することで元素の深さ方向分析に も用いられる.

またイオンを照射して発生した二 次イオンを検出する場合は二次イオ ン質量分析法(SIMS)と呼ばれ,ド ーパント元素の濃度や深さ方向分布, あるいは膜中の不純物元素の分析な どに用いられる.この手法には質量 分離を飛行時間で行うものもあり飛 行時間型二次イオン質量分析法



(TOF-SIMS)と呼ばれ,試料最表面の微量な金属,イオン成分,有機成分の分析に適している.

## 2.2 XPS測定原理

X線光電子分光法(XPS)は,オ ージェ電子分光法(AES)や,二次 イオン質量分析法(SIMS)などとと もに,表面分析に分類される手法で ある.

XPSでは,まず超高真空中に試料 を導入し,この試料表面にエネルギ ー幅の小さいX線(主にAIK 線, MgK 線)を照射し,光電効果によ り試料中の構成原子の主として内殻 の電子軌道から真空中へと放出され る光電子の数と運動エネルギーを検 出する分光法である.模式図を図2 に示す.

フェルミレベルを基準にした場合, E<sub>kin</sub>を発生した運動エネルギー,h を入射したX線のエネルギーとする と,放出した電子の試料中における 結合(束縛)エネルギーE<sub>b</sub>は,下記 に示す関係がある.

 $E_{kin} = h - E_{b}$ 

ここでE<sub>b</sub>は元素ごとに異なること から,E<sub>kin</sub>を測定することにより,容 易に元素の同定が可能である.また, エネルギー分解能良くE<sub>kin</sub>を測定する ことで,ケミカルシフトと呼ばれる



更に微妙な変化が観測され,この変 化量から結合状態に関する知見も得 られる.また,発生した光電子が非 弾性散乱や弾性散乱せずに真空中に 脱出し,検出される電子は表面近傍 の電子に偏っているため,XPSは試 料最表面に限定した分析である.

このようにXPSは最表面から数 nm迄の深さにおける化学結合状態や 組成,膜厚,電子状態の知見が得ら れる手法である.

# 2.3 同時角度分解法について

近年のゲート絶縁膜の極薄膜化に 代表されるように,半導体デバイス





は XPSの 情報深さ

を利用しても極薄膜の膜中分布を求 めるのが困難となってきている.

このことに対応するため,最近で は,角度分解法XPS(<u>A</u>ngle <u>R</u>esolved:ARXPS)つまり光電 子の脱出角を小さくし,薄い層の分 析や非破壊での深さ方向分析を行う ことがトレンドとなってきている.

しかし,測定試料を傾斜させ,光 電子の検出角度を段階的に可変する 測定のため,測定時間が長時間とな ること,試料に照射されるX線のビ ームサイズが角度ごとで異なってく るといったウィークポイントがあり, また,試料表面近傍での光電子の異

> 常散乱が避けられ ないことから,今 まで非常に敷居の

高い分析手法であった.

このような従来の装置での角度分 解測定の難点を解消するため,光電 子の運動エネルギーと光電子の脱出 角を同時に検出できる二次元検出器 を備えた同時角度分解型XPSを導入 した.これにより,従来装置では不 可能であった試料傾斜無しの角度分 解測定を行うことができる.

例として薄膜SiO<sub>2</sub>をARXPS測定 したSi(2p)スペクトラを図3に示す. 横軸が結合エネルギー値,縦軸がピ ーク強度である.但し,縦軸はそれ ぞれのスペクトルが重ならないよう に再配置させているため,任意強度 となっている.

図から分かる通り,表面側のスペ クトルではSiO<sub>2</sub>由来のピークが支配 的であるが,バルク側では基板Siの ピーク強度が増大していることが分 かる.

その後,各角度(試料法線に対する 光電子の検出角)より得られたスペク トルを,それぞれ基板のSiとSiO<sub>2</sub>と でピーク分離することで,横軸が Angle,縦軸が濃度などのAngleプ ロファイルが得られる.一例として, SiON膜のAngleプロファイルを図4



# F R O N T I E R R E P O R T

に示す.

Angleプロファイルは定性的には デプスプロファイルと言えなくもな



離し,"定量的な"デプスプロファイ ルを構築しなくて はいけない.この ため,次のステッ プとして最大エン トロピーを用いた アルゴリズムでシ

ミュレーション計

いが,内部側の濃度は表面側の濃度

も含んだ値であるため,これらを分

算を行い,最も確からしいプロファ イルを抽出している<sup>1)</sup>.

## 3 評価事例

## 3.1 ゲート絶縁膜評価事例

近年のMOSトランジスタのゲート 絶縁膜の等価酸化膜厚は1nmを切ろ うとしている.その結果,ゲート電 極をドープしたボロンがゲート絶縁 膜を突き抜けてシリコン基板まで達









すること<sup>2)</sup>や薄膜化に伴うトンネル リーク電流の増大が問題となってき ている.このため,従来のゲート絶 縁膜材料であったSiO<sub>2</sub>に変わる材料 として,ボロン突き抜け耐性に優れ るSiONや,SiO<sub>2</sub>よりも誘電率が高 く,SiO<sub>2</sub>よりも物理膜厚を稼ぐこと ができる,いわゆるhigh-k膜が開発 されてきている.

図5及び図6に窒化条件のことな る2種類のSiONデプスプロファイル を示す.

室化方法は種々あるが,Nが基板 界面付近に分布を持つ場合,界面粗 さの増大による移動度の低下が懸念 されるため,界面側はSiO<sub>2</sub>層が望ま しいと言われている.

ARXPSの結果から,窒化条件1で は,Nは表面近傍に存在しており, Si基板界面はほぼSiO<sub>2</sub>の状態である が,窒化条件2ではNは界面付近に 存在しており,条件の違いによる差 が認められている.

次にhigh-k膜の事例としてHfO<sub>2</sub>膜 のデプスプロファイル及びSi(2p)ス ペクトルを図7-9に示す.よく知ら れている通り,Si表面にHfO<sub>2</sub>膜など を直接成膜した場合には,Siとの界 面特性が良好ではないことから,Si 上にSiO<sub>2</sub>を下地膜として成長させた 後にHfO<sub>2</sub>膜を成膜することが行われ ている.

図の通り,各種成膜条件で,下地層の膜厚が異なっていることが認められ,また,HfO<sub>2</sub>膜とSiO<sub>2</sub>膜との層分離が不明瞭となっており,下地膜

との相互拡散も示 唆される.なお, 発生メカニズムの 詳細な把握につい ては,結晶性評価 なども別途実施す る必要があると思 われる.



3.2 Cu膜評価事例

配線形成行程において,従来のAIに 代わり,より低抵抗を有するCuが次 期配線材料として注目を浴びている.

ここでは,Cuの防錆剤としてよく 知られているベンゾトリアゾール (BTA)をCu表面に付着させ, ARXPSを行った事例を紹介する.

BTAは古くからCuの防錆剤として 知られているが,Cu表面への吸着形 態はいくつか説があり,Cu表面には 直接吸着せず,表面に薄いCuOx層を 介して吸着すると言われている<sup>3)</sup>.

得られたデプスプロファイルから, CuOxに由来するOがBTA/Cu界面 付近に分布していることが認められ たことから,CuOx層を挟んで吸着 していると思われる.(図10)

# 4 おわりに

薄膜の組成分布を得る手法として, 従来からTEMやSIMS,最近では高 分解能RBSがある.各手法毎にそれ ぞれ特色があるが,同時角度分解法 XPSを用いる最大のメリットとし て,結合状態についての知見と,結 合状態別の深さ分布の両方を得られ ることと思われる.

今後もシミュレーションデプスプ ロファイルの"定量精度"の向上, より実デバイスに近い電極付ゲート スタック構造への適応など,あらゆ る半導体デバイス評価にシームレス に適用できるものと考えられる.

なお,本文は一部「電子材料」 2006年6月号に掲載したものを含 んでいる.

#### 文 献

- 1)坂本文孝:第34回 薄膜・表面物理基礎講座 テキスト, P.35~40(2005)
- 2)品川盛治他:第10回ゲートスタック研究会 -材料・プロセス・評価の物理-予稿集, P.29
- 3)青木秀充: Cu/Low-k洗浄技術,クリーンテク ノロジー2003年,12月号,P5(2003)



塩原 利典 (しおばら としのり) 筑波事業所



飯田 裕幸 (いいだ ひろゆき) 筑波事業所